Baysal, KenanTaşkın, Deniz2017-04-062017-04-062015https://hdl.handle.net/20.500.14551/1891Yüksek Lisans TeziBilgisayar ile şifrelemede yüksek güvenlik sağlayan algoritmalar, çok büyük boyutta veriler ile çalışmaktadır. Yüksek kapasiteli verilerin gerçek zamanlı olarak işlenebilmesi için gelişmiş donanım yapılarına ihtiyaç duyulmaktadır. Günümüzde ihtiyaç duyulan donanım yapısı, Alanda Programlanabilir Kapı Dizileri (FPGA) kullanılarak FPGA öncesi eski tasarım yöntemlerine göre daha kolay tasarlanabilmektedir. Son on yılda, FPGA hızları, kapasiteleri ve tasarım araçları iyileştirilmiştir. Bu sayede yüksek kapasite veri işleyebilen donanımlar düşük maliyetler ile tasarlanıp üretilebilmektedir. Bu tez çalışmasının amacı FPGA ile şifreleme algoritmalarında da kullanılabilecek yüksek kapasitede veri işleyebilen yüksek hızlı bir aritmetik ünitenin bileşenlerini oluşturmaktır. Bu tez çalışmasında, çarpma işlemi algoritmaları incelenmiş, yüksek hızlı çarpma devresini oluşturan yüksek kapasiteli toplama devresi ve başvuru tabloları Çok Yüksek Hızlı Birleşik Devreler İçin Donanım Tanımlama Dili (VHDL) kullanılarak tasarlanmıştır. Tasarlanan devre ISE Design Suite 14.7 yazılımı ile sentezlenmiştir. Benzetim sonuçları ModelSIM ve ISIM programlarından kullanılarak elde edilmiştir.AbstractAlgorithms providing high security in computer encryption are processed with high capacity data. Advanced hardware structures are needed for real time processing of high capacity data. Nowadays, needed hardware structure can be designed easier than old design methods using Field Programmable Gate Arrays (FPGA). In the last decade, speed, capacity and design tools of FPGAs are improved. Thus, high capacity data processing hardware can be designed and manufactured with lower costs. The aim of this thesis study is to build components of a high capacity arithmetic unit that can process high capacity data which can also be used in encryption algorithms with FPGA. In this thessis work, multiplication algorithms are studied, high capacity adder circuit and look up tables which together constitute high speed multiplication circuit are designed with Very High Speed Integrated Circuit Hardware Description Language (VHDL). Designed circuit is synthesized with ISE Design Suite 14.7 software. Simulation results are obtained using ModelSIM and ISIM softwares.trinfo:eu-repo/semantics/openAccessLook up TableToplamaFPGAVHDLÇarpmaMultiplicationAdderŞifreleme işlemleri için FPGA ile yüksek kapasiteli çarpma devresi tasarımıHigh capacity multiplier unit design with FPGA for cryptographic operationsMaster Thesis392562